Semtech Corporation объявила о готовности к началу серийного производства набора ИС 51.0 Гб/с DQPSK мультиплексора и демультиплексора SMI5026 и SMI5036.

Сериализаторы/десериализоаторы (SerDes) Semtech для ультрадлинных оптических телекоммуникационных линийИС SMI5026 и SMI5036 специально разработаны для повышения уровня защиты от ошибок (FEC), что позволит значительно увеличить достижимую дальность в оптических каналах связи подводных и ультрадлинных телекоммуникационных соединений. Оба изделия выполнены по BiCMOS кремниево-германиевому процессу и используют специализированную современную технологию корпусирования - керамические BGA (SMT), которая предоставляет высокую надёжность, превосходные характеристики и невысокую цену. Мультиплексор SMI5026 также полностью совместим и может быть использован в высокоскоростных синхронных схемах связи, использующих BSPK.

ИС SMI5026 и SMI5036 позволят Semtech Corporation нацелиться на рынок новых подводных и ультрадлинных каналов связи, которые сейчас развертываются во всем  мире. Разработчики систем доступа и центров обработки данных могут использовать технологию DQPSK со скоростью передачи 51.1 Гб/с для передачи информации исправления ошибок (FEC), что позволит увеличить дальность связи и значительно снизит стоимость системы. Semtech продолжает работать в тесном сотрудничестве с клиентами и создаёт решения, основанные на их требованиях, чтобы поддержать своё лидирующее положение на рынке, предлагая наиболее законченные устройства в промышленности для скоростей 40 и 100 Гб/с.

SMI5026 является мультиплексором 16:2 со встроенным блоком умножения тактовой частоты (CMU) и интегрированным предварительным кодером DQPSK. Формат входных данных и интерфейс тактового генератора соответствуют стандартам OIFSFI5-01.0 и OIF-SxI5-01.0, также ИС обеспечивает подстройку задержки между данными, тактовый выход соответствующий уровням CML полной и половинной частоты, интегрированную схему проверки ошибок PRWS и генератор тестовых сигналов.

SMI5036 является демультеплексором 2:16 со схемой двойного восстановления данных и тактовой частоты (CDR) с интегрированным декодером DQPSK. Интерфейс выходных данных и тактовой частоты соответствуют стандартам OIFSFI5-01.0 и OIF-SxI5-01.0. Это устройство обеспечивает индикацию завершения настройки схемы CDR, поканальную настройку уровня и фазы момента оценки задающей частоты, содержит интегрированную схему коррекции ошибок PRWS и генератор тестовых сигналов.